Por favor, use este identificador para citar o enlazar este ítem: https://repositorio.upse.edu.ec/handle/46000/12180
Registro completo de metadatos
Campo DCValorLengua/Idioma
dc.contributor.advisorSánchez Aquino, José Miguel-
dc.contributor.authorAndrade Reyes, Marcos Aurelio-
dc.date.accessioned2024-09-04T15:51:05Z-
dc.date.available2024-09-04T15:51:05Z-
dc.date.issued2024-09-04-
dc.identifier.citationAndrade Reyes, Marcos Aurelio (2024). Evaluación experimental de algoritmo de encriptación AES en hardware FPGA para la optimización de la seguridad en comunicaciones aeronáuticas desarrolladas mediante el uso de sistemas embebidos en aeronaves de ala rotatoria. La Libertad. UPSE, Matriz. Instituto de Postgrado. 74pes
dc.identifier.otherUPSE-MEA-2024-0001-
dc.identifier.urihttps://repositorio.upse.edu.ec/handle/46000/12180-
dc.description.abstractLa evaluación de un algoritmo de encriptación AES mediante VHDL propone un ejercicio de investigación tendiente a validar código que pueda evidenciar el rendimiento en el uso de recursos en diversos circuitos integrados FPGA de las familias Cyclone IV, Cyclone V y Artix7. En ello supone el aprendizaje de la norma FIPS197, pero desde el punto de vista de la codificación en VHDL, este trabajo aborda un análisis interesante respecto del uso de hardware FPGA como barrera primaria para la protección de datos digitales en sistemas embebidos. El análisis de los reportes de síntesis e implementación de las herramientas de diseño digital Vivado y Quartus II hacen de este trabajo de investigación un referente en la validación de tecnologías FPGA. Los resultados obtenidos nos muestran una perspectiva interesante respecto de las razones para la adopción de un circuito integrado específico para la implementación soluciones electrónicas.es
dc.language.isospaes
dc.publisherLa Libertad: Universidad Estatal Península de Santa Elena, 2024es
dc.rightsopenAccesses
dc.rightsAtribución-NoComercial-SinDerivadas 3.0 Ecuador*
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/3.0/ec/*
dc.subjectAES128es
dc.subjectVHDLes
dc.subjectFPGAes
dc.titleEvaluación experimental de algoritmo de encriptación AES en hardware FPGA para la optimización de la seguridad en comunicaciones aeronáuticas desarrolladas mediante el uso de sistemas embebidos en aeronaves de ala rotatoriaes
dc.typemasterThesises
dc.pages74 p.es
Aparece en las colecciones:Maestría en Electrónica y Automatización

Ficheros en este ítem:
Fichero Descripción TamañoFormato 
UPSE-MEA-2024-0001.pdfPROYECTO DE INVESTIGACIÓN3,18 MBAdobe PDFVisualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons